Diploma and bachelor theses

diploma

DEBUG: found in cache:
TypeAuthor and work titleSupervisorYearprogdisc
DP Vojtěch Kouřil: Design and implementation of a system for acoustic detection of partial discharges in oil transformers (PDF)Sedláček Radek 2024 EK Elektronika
BP Tomlain Ján: Development Kit for Processor Family STM32 ARM Cortex-M3 Sedláček Radek 2012 KYR Senzory a přístrojová technika (bakalářský)
BP Kříž Tomáš: Implementation of FFT Algorithm for OpenCL Framework (PDF)Sedláček Radek 2015 OI Počítačové systémy
BP Michal Špaček: Digital Convertor of True RMS Value for Frequency Range 0 up to 2 MHz (PDF)Sedláček Radek 2019 KYR
BP Michal Peterka: Implementation of ONVIF server for secure video streaming via Ethernet interface (PDF)Sedláček Radek 2023 KYR
BP Lukáš Kornel Gajdár: Intelligent LED illuminator for growing plants sensitive to light conditions (PDF)Sedláček Radek 2023 KYR
DP Jánský Jiří: Digital Compensation Unit for Impedance Metrology Sedláček Radek 2011 EI Kybernetika a měření (magisterský)
DP Demčák Dávid: Measurement Card for a Monitoring Self-induced Vibration of Machine Tools Sedláček Radek 2013 KYR Senzory a přístrojová technika
DP Tereň Ondrej: Capacitance and Dissipation Factor Meter for HV Machine (PDF)Sedláček Radek 2014 KYR Senzory a přístrojová technika
DP Tomlain Ján: Partial Discharge Meter (PDF)Sedláček Radek 2014 KYR Senzory a přístrojová technika
DP Borýsek Martin: Versatile Intelligent Controller for TFT LCD Module (PDF)Sedláček Radek 2015 KYR Senzory a přístrojová technika
DP Líbal Lukáš: General-purpose PLC Controller with HDMI Output (PDF)Sedláček Radek 2015 IB
DP Miroslav Tržil: Temperature compensation of microbolometric image sensor and implementation of autofocus function (PDF)Sedláček Radek 2022 KYR Kybernetika a robotika
DP Michal Špaček: Implementation of a method for comparing two time scales on an FPGA circuit (PDF)Sedláček Radek 2021 KYR Kybernetika a robotika
BP František Boháček: Implementation of the JESD204B Standard on an FPGA Enabling the Interfacing of High-speed A/D Converters with a Sampling Rate Higher than 250 MSPS (PDF)Sedláček Radek 2023
Responsible person: Petr Pošík